Kurz und schmerzlos: Diese Reihe wird nicht zu ende geführt.

So wie der Gesichtsausdruck des Kamels fühle ich mich. Emotionslos um nicht zu enttäuscht zu sein, aber doch mich einem Hoffnungsschimmer in Richtung Zukunft.
Grund hierfür ist, ich habe meinen Laptop mit allen Dateien im Flugzeug vergessen (weil ich eingeschlafen bin). Da ich wieder in Deutschland bin, gibt es für mich keine Möglichkeit auf den Server zuzugreifen. Jedoch habe ich eine Abschlusspräsentation anfertigen müssen und werde die in diesem Post mein Ergebnis zeigen. Dieser Post wird weniger auführlich und dient einfach nur für mich zu eigenen Dokumentation.

Fertiger IC, in der Übersicht


1: Anti Ringing capacity, 2: Startup-Circuit, 3: PTAT, 4: OP-Amp + self-biasing, 5: Resistors PTAT, 6: BJTs, 7: Trim Resistors
Schaltplan mit angepassten Werten, nachdem der Chip gelayouted und erneut simuliert wurde
Spezifikationen des fertig gelayouteten IC’s
* dem Wert traue ich nicht ganz, da die gleiche Simulation MonteCarlo und der transient Simulation verschiedene Werte ergeben haben.